Учебная работа № 1840. «Контрольная Интегральные микросхемы, вариант 9

Учебная работа № 1840. «Контрольная Интегральные микросхемы, вариант 9

Количество страниц учебной работы: 12
Содержание:
Задание
9 вариант
Исходные данные для выполнения работы:
— из таблицы 1, в соответствии с вариантом, взяты номера временных диаграмм управляющих сигналов, которые должен реализовать формирователь, и значение частоты тактовых импульсов генератора:
Таблица 1
Номер
варианта Частота тактовых импульсов, МГц Номера временных диаграмм управляющих сигналов, Y
9 1,0 0, 7, 14

Список литературы

1. Аванесян Г.Р., Лёвшин ИЛ. Интегральные микросхемы ТТЛ, ТТЛШ: Справочник. – М.: Машиностроение, 1993. – 256 с: ил.
2. Бирюков С.А. Применение интегральных микросхем серий ТТЛ. – М.: «Патриот», МП «Символ-Р», «Радио», 1992. – 120 с: ил.
3. Пухальский Г.И., Новосельцева Т.Я. Проектирование дискретных
устройств на интегральных микросхемах: Справочник. – М.: Радио и связь, 1990. – 304 с.: ил.
4. Шило В.Л. Популярные цифровые микросхемы: Справочник. 2-е изд.испр. – Челябинск: Металлургия, Челяб. отд., 1989. – 352 с: ил.

Стоимость данной учебной работы: 585 руб.Учебная работа № 1840.  "Контрольная Интегральные микросхемы, вариант 9

    Укажите Ваш e-mail (обязательно)! ПРОВЕРЯЙТЕ пожалуйста правильность написания своего адреса!

    Укажите № работы и вариант


    Соглашение * (обязательно) Федеральный закон ФЗ-152 от 07.02.2017 N 13-ФЗ
    Я ознакомился с Пользовательским соглашением и даю согласие на обработку своих персональных данных.


    Выдержка из похожей работы


    Статическая устойчивости к отрицательным
    помехам для схемы, приведенной на Рисунок 2,
    определяется из выражения:
    В,
    3) Средняя статистическая мощность для
    схемы, приведенной на Рисунок 3:
    мВт,

    Задание №2
    Задание: Для схемы, изображенной на
    Рисунок 4 построить временные диаграммы
    выхода устройства при заданных входных
    сигналах (Рисунок 5),
    Рисунок
    4, Принципиальная
    схема устройства
    Рисунок
    5, Временные диаграммы входных сигналов
    Решение: На рисунке изображена схема
    D-триггера со статическим управлением,
    Временные работы диаграммы триггера
    представлены на Рисунок 6,
    При С=0 состояние триггера изменяться
    не будет какой бы ни был сигнал на входе
    D, т,к, на выходах b и d будут
    сигналы логических нулей